Вход

Устройство формирования импульсно-временной кодовой группы

Рекомендуемая категория для самостоятельной подготовки:
Курсовая работа*
Код 169448
Дата создания 2012
Страниц 17
Мы сможем обработать ваш заказ (!) 4 декабря в 12:00 [мск]
Файлы будут доступны для скачивания только после обработки заказа.
2 020руб.
КУПИТЬ

Содержание

Содержание
Техническое задание
Список сокращений
Введение
Разработка функциональной схемы устройства и выбор элементов
Разработка структурной схемы логической части устройства
Проектирование дешифраторов
Разработка принципиальной схемы устройства
Реализация логической части устройства на ПЛИС
Моделирование и анализ полученных данных
ЗАКЛЮЧЕНИЕ

Фрагмент работы для ознакомления

4).
Рис. 4
Выходное напряжение 1В, сопротивление нагрузки 200 Ом. В качестве выходного согласующего каскада выберем каскад на биполярном транзисторе, включенном по схеме с общим эмиттером:
Рис. 5
Счётчик NE555 включим в режиме “monostable operation” (рис. 6):
Рис. 6.
Напряжение питания счётчика 5…16В, напряжение же, подаваемое на ПЛИС, должно быть 3,3В. Используем схему с DC/DC преобразователем MAX1626 (рис. 7):
Рис. 7
Реализация логической части устройства на ПЛИС
Реализация логической части схемы производится в среде разработки QUARTUS II.
Вся логическая часть устройства, спроектированная в предыдущей части, реализуется при помощи схемного редактора, встроенного в QUARTUS(рис. 9).
Рис. 9
Моделирование и анализ полученных данных
Смоделировав полученную схему, получаем следующие результаты, которые полностью соответствуют результатам, которые требовалось получить в ходе выполнения работы (CLK – сигнал, подаваемый на счётчик, START – сигнал запуска схемы, Y – выходной сигнал, Y1,Y2,Y3 – составляющие выходного сигнала, STOP – сигнал, генерируемый схемой по завершении генерации импульсно-временной группы).
Рис. 10
ЗАКЛЮЧЕНИЕ
В работе было спроектировано устройство генерации импульсно-временной кодовой группы на основе ПЛИС, составлена принципиальная электрическая схема устройства, спроектирована и реализована в среде QUARTUS II логическая часть устройства, реализуемая внутри ПЛИС, и проведено моделирование, подтвердившее правильность работы спроектированной схемы. Компиляция производилась для ПЛИС EP2S15F484C3.
Очень похожие работы
Найти ещё больше
Пожалуйста, внимательно изучайте содержание и фрагменты работы. Деньги за приобретённые готовые работы по причине несоответствия данной работы вашим требованиям или её уникальности не возвращаются.
* Категория работы носит оценочный характер в соответствии с качественными и количественными параметрами предоставляемого материала. Данный материал ни целиком, ни любая из его частей не является готовым научным трудом, выпускной квалификационной работой, научным докладом или иной работой, предусмотренной государственной системой научной аттестации или необходимой для прохождения промежуточной или итоговой аттестации. Данный материал представляет собой субъективный результат обработки, структурирования и форматирования собранной его автором информации и предназначен, прежде всего, для использования в качестве источника для самостоятельной подготовки работы указанной тематики.
bmt: 0.00424
© Рефератбанк, 2002 - 2024