Вход

Разработка АЦП двойного интегрирования.

Рекомендуемая категория для самостоятельной подготовки:
Курсовая работа*
Код 368715
Дата создания 08 апреля 2013
Страниц 18
Мы сможем обработать ваш заказ (!) 23 декабря в 12:00 [мск]
Файлы будут доступны для скачивания только после обработки заказа.
1 310руб.
КУПИТЬ

Содержание

Содержание

Содержание
1. Задание на курсовую работу Вариант 2
2.Описание работы АЦП двойного интегрирования
3. Расчет тактового генератора для АЦП по исходным данным
4. Цифровая часть схемы АЦП
5. Аналоговая часть АЦП
6. Выводы
7. Литература
Приложение А (справочные данные)

Введение

Разработка АЦП двойного интегрирования.

Фрагмент работы для ознакомления

Каскад диодов VD1, VD2 служит для разделения входного сигнала и выдачи в УУ сигнала, определяющего знак приложенного на входе потенциала.После поступления в УУ сигнала о полярности приложенного ко входу напряжения, УУ замыкает ключ S1, и сигнал со входа поступает в интегратор построенный на операционном усилителе (ОУ). Одновременно запускается ГТИ и счетчик №1 (СЧ1), который задает время интегрирования входного сигнала.Одновременно в зависимости от полярности входного сигнала замыкается ключ S6 (при положительной полярности) или ключ S7 (при отрицательной).К концу интервала, заданного счетчиком СЧ1, напряжение на выходе интегратора будет равно: U(T0) = K T0Uвх. По окончанию работы счетчик СЧ1, выдает сигнал в УУ, которое в свою очередь размыкает ключ S1, в зависимости от полярности входного сигнала замыкает ключ S2 или S3 и запускает счетчик №2 (СЧ2).Если сигнал имеет положительную полярность, то замыкается ключ S3 и на вход интегратора подается отрицательное опорное напряжение.Если сигнал имеет отрицательную полярность, то замыкается ключ S2 и на вход интегратора подается положительное опорное напряжение.При этом происходит разряд интегратора. Разряд интегратора происходит с постоянной скоростью, которая не зависит от накопленного в интеграторе заряда, поэтому с увеличением накопленного заряда время увеличивается. Время разряда интегратора фиксируется при помощи счетчика СЧ2.Конец разряда интегратора фиксируется схемой сравнения, построенной на двух компараторах (первый работает с положительным входным сигналом, второй с отрицательным).После срабатывания схемы сравнения счетчик СЧ2 останавливается и на его выходе будет сформирован числовой код, соответствующий приложенному на входе схемы напряжению.6.

Список литературы

7. Литература
1.Цифровые и аналоговые интегральные микросхемы: Справочник/Под ред. С.В. Якубовского. — М.: Радио и связь, 1990, — 496 с.
2.Прянишников. В.А. Электроника: Курс лекций. СПб Корона принт, 1998.
3.Горбачев Г.Н., Чаплыгин Е.Е. Промышленная электроника. — М.: Энергоатомиздат, 1998.
4.Федорков Б.Г., Телец В.А. Микросхемы ЦАП и АЦП.— М.: Энергоатомиздат, 1990, — 320 с.
5.Титце У., Шенк К. Полупроводниковая схемотехника. — М.: Мир, 1983, — 512 с.
6.Нефедов А.В. Интегральные схемы и их зарубежные аналоги Т. 1 – 12. – М.: ИП РадиоСофт, 2001 – 554 с.
Очень похожие работы
Найти ещё больше
Пожалуйста, внимательно изучайте содержание и фрагменты работы. Деньги за приобретённые готовые работы по причине несоответствия данной работы вашим требованиям или её уникальности не возвращаются.
* Категория работы носит оценочный характер в соответствии с качественными и количественными параметрами предоставляемого материала. Данный материал ни целиком, ни любая из его частей не является готовым научным трудом, выпускной квалификационной работой, научным докладом или иной работой, предусмотренной государственной системой научной аттестации или необходимой для прохождения промежуточной или итоговой аттестации. Данный материал представляет собой субъективный результат обработки, структурирования и форматирования собранной его автором информации и предназначен, прежде всего, для использования в качестве источника для самостоятельной подготовки работы указанной тематики.
bmt: 0.00455
© Рефератбанк, 2002 - 2024